삼성전자, 10나노급 6세대 D램 수율 안정화… HBM4 양산 ‘탄력’ 작성일 07-17 2 목록 <div id="layerTranslateNotice" style="display:none;"></div> <strong class="summary_view" data-translation="true">삼성전자, 1c D램 공정 수율 50% 상회<br>하반기 양산 속도… HBM4 경쟁력 제고 사활</strong> <div class="article_view" data-translation-body="true" data-tiara-layer="article_body" data-tiara-action-name="본문이미지확대_클릭"> <section dmcf-sid="HPMtd9g2oj"> <figure class="figure_frm origin_fig" contents-hash="42fe6d6fcfd9afc95cc92db78ca86bcb801a1344ae68801aef6ea082205edab3" dmcf-pid="XFpm7G9HjN" dmcf-ptype="figure"> <p class="link_figure"><img alt="삼성전자 화성사업장 전경./삼성전자 제공" class="thumb_g_article" data-org-src="https://t1.daumcdn.net/news/202507/17/chosunbiz/20250717160742347sgbj.jpg" data-org-width="1914" dmcf-mid="GJw8soSgNA" dmcf-mtype="image" height="auto" src="https://img4.daumcdn.net/thumb/R658x0.q70/?fname=https://t1.daumcdn.net/news/202507/17/chosunbiz/20250717160742347sgbj.jpg" width="658"></p> <figcaption class="txt_caption default_figure"> 삼성전자 화성사업장 전경./삼성전자 제공 </figcaption> </figure> <p contents-hash="dbbc4adf2349dbe67f719a82476de2953a007cc838e10e062a4b0d8a1993b458" dmcf-pid="Z3UszH2Xca" dmcf-ptype="general">삼성전자가 고대역폭메모리(HBM) 시장에서 고전하고 있는 가운데, HBM4(6세대 HBM) 12단에 적층되는 차세대 D램인 10㎚(나노미터, 10억분의 1m)급 6세대(1c, 11~12㎚ 수준) D램 공정 수율이 빠르게 안정화되고 있는 것으로 파악됐다. SK하이닉스와 마이크론 등 경쟁사들이 HBM 시장 큰손인 엔비디아에 HBM4 12단 제품의 샘플을 선제적으로 공급한 만큼 삼성전자도 HBM4 샘플 공급 및 양산에 속도를 높일 전망이다.</p> <p contents-hash="5fad2fa7b7b20696a07f442ea5ac9b8d92fa6a824c79fee4c67692e9948231b7" dmcf-pid="50uOqXVZgg" dmcf-ptype="general">10㎚급 첨단 D램은 세대를 거듭할수록 미세 공정이 적용돼 D램의 회로 선폭이 좁아진다. 이를 바탕으로 칩의 크기를 줄이고 집적도를 높여 성능과 전력 효율을 향상시킨다. 현재 삼성전자와 SK하이닉스, 마이크론 등은 10㎚급 4세대(1a, 14㎚ 수준)·10㎚급 5세대(1b, 12~13㎚ 수준) D램을 주력 제품으로 시장에서 경쟁하고 있고, 하반기 1c D램을 본격 양산할 계획이다.</p> <p contents-hash="f96a0b676790a735d40ebd0d4259cb075ed39d9c565bebc292cf6c86357cbd4c" dmcf-pid="1p7IBZf5co" dmcf-ptype="general">17일 업계에 따르면, 삼성전자의 1c D램 공정 수율이 50%를 상회한 것으로 전해진다. 1c D램이 양산 단계에 접어들면서 수율이 더욱 높아질 것으로 전망된다. 반도체 업계 관계자는 “D램의 경우 초기 수율이 안정화되면 양산을 거듭하면서 수율이 올라가는 속도가 굉장히 빠르다”며 “경쟁사와 비교해 우수한 성능을 기록할 수 있는 지가 관건”이라고 했다.</p> <p contents-hash="8981f6ab8b94218d38c15b2237dfd9cacc98e84c11aea51e65902de64dc5e224" dmcf-pid="tUzCb541kL" dmcf-ptype="general">범용 1c D램과 1c 공정을 통해 양산되는 D램이 탑재되는 HBM4는 올 하반기 메모리 반도체 시장의 최대 격전지가 될 것으로 전망된다. 현재 시장에 출하되고 있는 HBM3E(5세대 HBM) 8단과 12단 제품은 SK하이닉스가 선두를 차지하고, 마이크론이 이를 빠르게 뒤쫓고 있는 양상이다. 삼성전자는 AMD에 HBM3E 제품을 공급했지만, AI 반도체 시장의 90%를 차지하고 있는 엔비디아의 샘플 테스트를 통과하지 못하면서 체면을 구겼다.</p> <p contents-hash="3fc8bf47b0ee43e995a429be762ff67c676da2e3a2b8540c78fe6427905801d3" dmcf-pid="FuqhK18ton" dmcf-ptype="general">삼성전자가 강자로 군림했던 범용 D램 시장에서도 경쟁력이 위축되고 있다. 10나노급 4세대(1a) D램부터 SK하이닉스에 성능이 뒤졌다는 평가가 나오기 시작했다. 이에 삼성전자는 격차를 좁히기 위해 1c D램을 재설계하는 초강수를 두며 경쟁력 회복에 총력을 다했다.</p> <p contents-hash="14d47b09127c21ef131605002744bec34131a9807684e9d65adddb7f45a15bad" dmcf-pid="37Bl9t6Foi" dmcf-ptype="general">삼성전자는 하반기 HBM4 샘플 공급을 시작으로 메모리 반도체 시장에서 반격에 나서겠다는 전략이다. 특히 HBM4를 기점으로 개화할 ‘맞춤형 HBM’ 시장에 선제적으로 대응하겠다는 방침이다. HBM4는 칩의 두뇌를 담당하는 로직다이에 파운드리 공정을 적용해 칩 성능을 대폭 높이고, 고객사가 원하는 응용처에 최적화 해 설계할 수 있다. 삼성전자는 파운드리 첨단 공정을 내재화한 만큼 시장에 유연하게 대응하겠다는 전략이다. 현재 삼성전자 파운드리 사업부는 파운드리 4㎚(나노미터·10억분의 1m) 공정을 통해 로직 다이를 양산하고 있다. SK하이닉스와 마이크론은 TSMC를 통해 이를 제조한다.</p> <p contents-hash="afcf5f07fdd8eb90b92c376620517debaa4824788ff88b09291e0fc9423dfdcc" dmcf-pid="0zbS2FP3jJ" dmcf-ptype="general">반도체 업계 관계자는 “삼성전자는 HBM4 시장에서 경쟁력을 회복하기 위해 로직다이를 파운드리 4㎚ 공정을 통해 선제적으로 양산했다”며 “로직다이의 수율과 성능이 안정된 만큼 HBM에 적층되는 ‘코어 다이’인 1c D램의 수율이 안정화됐다는 것은 고무적이다. SK하이닉스·마이크론과 비교해 개발 단계는 뒤처졌지만 성능에서 고객사를 만족시킨다면 HBM 시장에서 기회가 있을 것”이라고 설명했다.</p> <p contents-hash="596c3e41b532b57a72a8b349ea88e2e7731e989db4a85faf56a714c3e9be1c73" dmcf-pid="pf6XxqiBgd" dmcf-ptype="general">- Copyright ⓒ 조선비즈 & Chosun.com -</p> </section> </div> <p class="" data-translation="true">Copyright © 조선비즈. 무단전재 및 재배포 금지.</p> 관련자료 이전 로봇으로 딸기 따고, 자율주행으로 밭 갈고…대동의 AI 청사진 07-17 다음 오케스트로 "AI 도입 최대 장벽은 GPU 비용" 07-17 댓글 0 등록된 댓글이 없습니다. 로그인한 회원만 댓글 등록이 가능합니다.